Tin đồn: AMD Sienna Cichild (Navi 21) sẽ sử dụng bộ nhớ HBM và GDDR6

AMD Siena Cichild hay còn có tên gọi như Big Navi hoặc Navi 21, được cho là dòng GPU đầu bảng sẽ được trang bị trên loạt card đồ họa Radeon RX 6900 series dựa trên kiến trúc RDNA 2.0. GPU Siena Cichild đầu tiên đã lộ diện hơn hai tháng trước đây dưới mã GFX1030.

Dữ liệu mới nhất chưa được xác nhận, tuy nhiên, nó chỉ ra khả năng một trong các biến thể của Siena Cichild có bus bộ nhớ lên tới 2048-bit. Không biết liệu biến thể này có phải là biến thể chơi game của Radeon RX Navi 21 hay không.

Bus bộ nhớ 2048-bit chỉ ra rằng GPU sẽ sử dụng hai lớp bộ nhớ HBM (1024-bit mỗi lớp). Điều này mở ra khả năng mang đến cấu hình 2 x 8GB hoặc 2 x 16GB (Samsung Flashbolt HBM2e)

Dòng AMD Radeon RX 6900 dự kiến sẽ có bộ nhớ GDDR6, trong khi bộ nhớ HBM sẽ dành riêng cho GPU Arcturus dành cho các hệ thống điện toán máy tính.

/* HBM Memory Channel Width */
#define UMC_V8_7_HBM_MEMORY_CHANNEL_WIDTH 128
/* number of umc channel instance with memory map register access */
#define UMC_V8_7_CHANNEL_INSTANCE_NUM 2
/* number of umc instance with memory map register access */
#define UMC_V8_7_UMC_INSTANCE_NUM 8
/* total channel instances in one umc block */
#define UMC_V8_7_TOTAL_CHANNEL_NUM (UMC_V8_7_CHANNEL_INSTANCE_NUM * UMC_V8_7_UMC_INSTANCE_NUM)
/* UMC regiser per channel offset */
#define UMC_V8_7_PER_CHANNEL_OFFSET_SIENNA 0x400

Giá trị tĩnh của bộ điều khiển bộ nhớ thông nhất trên Sienna Cichild, nguồn: Freedesk top

static void gmc_v10_0_set_umc_funcs(struct amdgpu_device *adev)
{switch (adev->asic_type) {
case CHIP_SIENNA_CICHLID:
adev->umc.max_ras_err_cnt_per_query = UMC_V8_7_TOTAL_CHANNEL_NUM;
adev->umc.channel_inst_num = UMC_V8_7_CHANNEL_INSTANCE_NUM;
adev->umc.umc_inst_num = UMC_V8_7_UMC_INSTANCE_NUM;
adev->umc.channel_offs = UMC_V8_7_PER_CHANNEL_OFFSET_SIENNA;
adev->umc.channel_idx_tbl = &umc_v8_7_channel_idx_tbl[0][0];
adev->umc.funcs = &umc_v8_7_funcs;
break;
default:
break;}}

Giá trị tĩnh của bộ điều khiển bộ nhớ chức năng trên Sienna Cichild, nguồn: Freedesk top

Về GPU Arcturus, GPU này sẽ được trang bị trên dòng Radeon Instinct MI100, dữ liệu cho thấy nó sẽ có bus bộ nhớ lên đến 4096-bit. Nó có thể sẽ sử dụng 4 lớp bộ nhớ HBM (dung lượng có thể lên đến 64GB)

/* HBM Memory Channel Width */
#define UMC_V6_1_HBM_MEMORY_CHANNEL_WIDTH 128
/* number of umc channel instance with memory map register access */
#define UMC_V6_1_CHANNEL_INSTANCE_NUM 4
/* number of umc instance with memory map register access */
#define UMC_V6_1_UMC_INSTANCE_NUM 8
/* total channel instances in one umc block */
#define UMC_V6_1_TOTAL_CHANNEL_NUM (UMC_V6_1_CHANNEL_INSTANCE_NUM * UMC_V6_1_UMC_INSTANCE_NUM)
/* UMC regiser per channel offset */
#define UMC_V6_1_PER_CHANNEL_OFFSET_VG20 0x800
#define UMC_V6_1_PER_CHANNEL_OFFSET_ARCT 0x400

nguồn: Freedesk top

theo: Videocardz

Related posts

Doanh Thu Quý III/2024 Của Xiaomi Vượt Kỳ Vọng, Đạt 12,78 Tỷ USD, Đánh Dấu Cột Mốc Mới Trong Chiến Lược Nâng Tầm Thương Hiệu Của Xiaomi 

realme C75 – Điện Thoại Đạt Chuẩn Kháng Nước IP69 Đầu Tiên Tại Thị Trường Việt Nam

Enabot Ra Mắt Robot Camera Chăm Sóc Thú Cưng All-In-One ROLA Petpal, Tích Hợp Tiện Lợi Phụ Kiện Tương Tác, Cho Ăn Và Quan Sát Thú Cưng Từ Xa.